Галерея диаграмм связей комбинационная логическая схема
Блок-схема знаний о комбинационных логических схемах, которая знакомит с анализом и анализом комбинационных логических схем. Проектирование схем комбинационной логики, принципы и применение широко используемых компонентов комбинационной логики среднего размера и т. д.
Отредактировано в 2024-04-18 17:02:39комбинационная логическая схема
Анализ комбинационных логических схем
1. На основе данной логической схемы напишите логическое выражение выходной клеммы.
2. Перечислите таблицу истинности
3. Суммируйте логические функции из таблиц истинности.
4. Улучшить конструкцию исходной схемы.
Проектирование комбинационных логических схем
1. Преобразуйте логические предложения, описанные словами, в таблицы истинности. (Анализируйте причинно-следственные связи, устанавливайте переменные, назначайте состояния и создавайте таблицы истинности.)
подтема
2. Упростите функцию и получите простейшее выражение
3. На основании результатов упрощения и выбранной схемы вентиля построить логическую схему.
Принципы и применение широко используемых компонентов комбинационной логики среднего масштаба
1. Половинный сумматор и полный сумматор.
1. Полусумматор (сумматор низшего порядка, без переноса младшего порядка, сложение от 0 до 1)
2. Полный сумматор (без сложения младшего бита, переноса в старший бит и переноса принятого бита).
3. Многозначное двоичное сложение.
4. Применение полного сумматора (с использованием понятия «сложение и дополнение (единичное дополнение плюс один)», использование сложения для выполнения вычитания)
2. Кодер и декодер
1. Кодировщик: одно двоичное число может представлять два состояния: «0» и «1». Кодирование заключается в искусственном указании значений для 2^n состояний и присвоении определенного значения каждому состоянию.
2. Декодер
1. Двоичный кодер (переменный декодер)
2. Десятичный декодер (декодер 8421BCD).
3. Интегрированный декодер
1. Чтобы уменьшить нагрузку на сигнал, на входе обычно используется буферный каскад.
2. Чтобы уменьшить потери, выход декодера представляет собой выход обратного кода, а выход активен на низком уровне.
3. Для расширения функции добавлен разрешающий терминал.
4. Два способа подключения полупроводниковых светодиодов: общий катод и общий анод.
5. Применение декодера: выходной терминал представляет минимальный член, а логическая функция представлена минимальным термином. Эту функцию можно использовать для реализации проектирования комбинационных логических схем без упрощения процесса.
3. Селектор данных и демультиплексор.
1. Селектор данных
приложение
1. Используйте селекторы данных для реализации произвольных функций.
алгебраический метод
Карнотуфа
Выбранная адресная переменная
Определить на карте Карно диапазон управления, то есть область входных данных
Соединение каждого входа данных определяется областью данных.
2. Используйте селекторы данных для создания последовательностей
3. Используйте селекторы данных для обеспечения передачи с разделением времени.
2.Цифровой компаратор
1. Одноразрядный цифровой компаратор: две входные клеммы: A и B, три выходные клеммы: Fa>B, Fa<B и Fa=B;
2.Интегрированный цифровой компаратор
3. Расширение встроенных функций компаратора.
1. Расширение последовательно
2. Параллельное расширение
Соревнования и приключения в комбинационных логических схемах
1. Феномен конкуренции: тот, у кого больше дверей, является наиболее конкурентоспособным.
2. Феномен приключений:
1. Риск частичного 1 (выходной отрицательный импульс)
2. Риск частичного 0 (выходной положительный импульс)
подтема
3. Дискриминация явлений, связанных с принятием риска
1. Алгебраический метод: найти конкурентные переменные, изменить их переменные первую и вторую и определить, существует ли риск и какой это риск.
2.Метод карты Карно.
4. Устранение риска
1. Изменить схему логики (добавить дублирующие направления)
2. Добавьте стробоскопическую схему
3. Используйте схему фильтра.
плавающая тема
плавающая тема
плавающая тема